Memori dengan Interface Serial (Next-Generation Iface)

Ada berita cukup menggembirakan untuk para pecinta desain elektronik, terutama perancang board processing unit yang melibatkan prosesor berkecepatan tinggi dan memori dengan kapasitas besar serta hemat energi. Kompleksitas desain kita akan berkurang.

Sebuah konsorsium industri yang dibentuk oleh Hynix Semiconductor, Inc., LG Electronics, Samsung Electronics, Silicon Image, Inc., Sony Ericsson Mobile Communications AB, dan ST Microelectronics sedang mengusulkan adopsi Serial Port Memory Technology (SPMT) sebagai standar industri baru. Produk pertama yang diharapkan mengadopsi standar ini dynamic random access memory (DRAM). Memang, target awalnya adalah pasar handset mobile, untuk mendukung device generasi berikutnya dengan kemampuan menjalankan aplikasi data-intensive dan media-rich (seperti video/HD-video, GPS, gaming, Internet access, e-mail, multimedia applications dan music) dengan memperpanjang usia baterai.

Contoh sistem mobile phone dengan teknologi memori paralel (diambil dari whitepaper SPMT)

Contoh sistem mobile phone dengan teknologi memori paralel (diambil dari whitepaper SPMT)

Sistem mobile phone menggunakan teknologi SPMT (diambil dari whitepaper SPMT)

Sistem mobile phone menggunakan teknologi SPMT (diambil dari whitepaper SPMT)


Konsorsium SPMT ini didirikan untuk menyediakan teknologi yang mampu menyediakan fleksibilitas dan skalabilitas bandwidth yang diperlukan oleh device mobile generasi mendatang, dengan jumlah pin sedikit, konsumsi daya rendah dan biaya murah. SPMT ini mempunyai fitur berikut:

  1. Jumlah pin berkurang 60% – 80% jika dibandingkan teknologi DRAM yang ada sekarang
  2. Bandwidth yang fleksible yang berkisar dari 200 MB/s sampai 12.6 GB/s atau lebih tinggi
  3. Daya berkurang sampai 50% atau lebih untuk memperpanjang usia battery
  4. Konfigurasi single- atau multiple-port terhubung ke chip memori tunggal

Dari kesemua fitur tersebut, bagi kita desain produk akan lebih sederhana. Saat ini, untuk desain board dengan CPU 32-bit dan DRAM, setidaknya diperlukan (2*32) jalur parallel untuk data dan address. Dengan menggunakan interface serial, jalur dari prosesor ke memori akan jauh berkurang, sehingga desain dan layouting akan jauh lebih sederhana.

Mestinya di tahun ini, chip DRAM dengan spesifikasi SPMT ini sudah ada memproduksi. Berikutnya mungkin chip prosesor yang bisa mensupport DRAM ini. Kita tunggu saja….

Tinggalkan Balasan

Isikan data di bawah atau klik salah satu ikon untuk log in:

Logo WordPress.com

You are commenting using your WordPress.com account. Logout / Ubah )

Gambar Twitter

You are commenting using your Twitter account. Logout / Ubah )

Foto Facebook

You are commenting using your Facebook account. Logout / Ubah )

Foto Google+

You are commenting using your Google+ account. Logout / Ubah )

Connecting to %s

%d blogger menyukai ini: